]> git.itanic.dy.fi Git - linux-stable/commit
powerpc/64s: Mask SRR0 before checking against the masked NIP
authorNicholas Piggin <npiggin@gmail.com>
Mon, 17 Jan 2022 13:44:03 +0000 (23:44 +1000)
committerGreg Kroah-Hartman <gregkh@linuxfoundation.org>
Tue, 1 Feb 2022 16:29:13 +0000 (17:29 +0100)
commitd8cd36a108fa7ee31fee9d61c30cbf5a9965f640
tree607b7b547a3ada7a24a2d7b141d4e1a7b4260356
parentd21caf9023bb2d1d74afa24e17d4edd3480ccd1a
powerpc/64s: Mask SRR0 before checking against the masked NIP

[ Upstream commit aee101d7b95a03078945681dd7f7ea5e4a1e7686 ]

Commit 314f6c23dd8d ("powerpc/64s: Mask NIP before checking against
SRR0") masked off the low 2 bits of the NIP value in the interrupt
stack frame in case they are non-zero and mis-compare against a SRR0
register value of a CPU which always reads back 0 from the 2 low bits
which are reserved.

This now causes the opposite problem that an implementation which does
implement those bits in SRR0 will mis-compare against the masked NIP
value in which they have been cleared. QEMU is one such implementation,
and this is allowed by the architecture.

This can be triggered by sigfuz by setting low bits of PT_NIP in the
signal context.

Fix this for now by masking the SRR0 bits as well. Cleaner is probably
to sanitise these values before putting them in registers or stack, but
this is the quick and backportable fix.

Fixes: 314f6c23dd8d ("powerpc/64s: Mask NIP before checking against SRR0")
Signed-off-by: Nicholas Piggin <npiggin@gmail.com>
Signed-off-by: Michael Ellerman <mpe@ellerman.id.au>
Link: https://lore.kernel.org/r/20220117134403.2995059-1-npiggin@gmail.com
Signed-off-by: Sasha Levin <sashal@kernel.org>
arch/powerpc/kernel/interrupt_64.S