]> git.itanic.dy.fi Git - linux-stable/blob - include/uapi/sound/skl-tplg-interface.h
ASoC: Intel: Skylake: Fix declaration of enum skl_ch_cfg
[linux-stable] / include / uapi / sound / skl-tplg-interface.h
1 /* SPDX-License-Identifier: GPL-2.0 WITH Linux-syscall-note */
2 /*
3  * skl-tplg-interface.h - Intel DSP FW private data interface
4  *
5  * Copyright (C) 2015 Intel Corp
6  * Author: Jeeja KP <jeeja.kp@intel.com>
7  *          Nilofer, Samreen <samreen.nilofer@intel.com>
8  */
9
10 #ifndef __HDA_TPLG_INTERFACE_H__
11 #define __HDA_TPLG_INTERFACE_H__
12
13 #include <linux/types.h>
14
15 /*
16  * Default types range from 0~12. type can range from 0 to 0xff
17  * SST types start at higher to avoid any overlapping in future
18  */
19 #define SKL_CONTROL_TYPE_BYTE_TLV       0x100
20 #define SKL_CONTROL_TYPE_MIC_SELECT     0x102
21 #define SKL_CONTROL_TYPE_MULTI_IO_SELECT        0x103
22 #define SKL_CONTROL_TYPE_MULTI_IO_SELECT_DMIC   0x104
23
24 #define HDA_SST_CFG_MAX 900 /* size of copier cfg*/
25 #define MAX_IN_QUEUE 8
26 #define MAX_OUT_QUEUE 8
27
28 #define SKL_UUID_STR_SZ 40
29 /* Event types goes here */
30 /* Reserve event type 0 for no event handlers */
31 enum skl_event_types {
32         SKL_EVENT_NONE = 0,
33         SKL_MIXER_EVENT,
34         SKL_MUX_EVENT,
35         SKL_VMIXER_EVENT,
36         SKL_PGA_EVENT
37 };
38
39 /**
40  * enum skl_ch_cfg - channel configuration
41  *
42  * @SKL_CH_CFG_MONO:    One channel only
43  * @SKL_CH_CFG_STEREO:  L & R
44  * @SKL_CH_CFG_2_1:     L, R & LFE
45  * @SKL_CH_CFG_3_0:     L, C & R
46  * @SKL_CH_CFG_3_1:     L, C, R & LFE
47  * @SKL_CH_CFG_QUATRO:  L, R, Ls & Rs
48  * @SKL_CH_CFG_4_0:     L, C, R & Cs
49  * @SKL_CH_CFG_5_0:     L, C, R, Ls & Rs
50  * @SKL_CH_CFG_5_1:     L, C, R, Ls, Rs & LFE
51  * @SKL_CH_CFG_DUAL_MONO: One channel replicated in two
52  * @SKL_CH_CFG_I2S_DUAL_STEREO_0: Stereo(L,R) in 4 slots, 1st stream:[ L, R, -, - ]
53  * @SKL_CH_CFG_I2S_DUAL_STEREO_1: Stereo(L,R) in 4 slots, 2nd stream:[ -, -, L, R ]
54  * @SKL_CH_CFG_INVALID: Invalid
55  */
56 enum skl_ch_cfg {
57         SKL_CH_CFG_MONO = 0,
58         SKL_CH_CFG_STEREO = 1,
59         SKL_CH_CFG_2_1 = 2,
60         SKL_CH_CFG_3_0 = 3,
61         SKL_CH_CFG_3_1 = 4,
62         SKL_CH_CFG_QUATRO = 5,
63         SKL_CH_CFG_4_0 = 6,
64         SKL_CH_CFG_5_0 = 7,
65         SKL_CH_CFG_5_1 = 8,
66         SKL_CH_CFG_DUAL_MONO = 9,
67         SKL_CH_CFG_I2S_DUAL_STEREO_0 = 10,
68         SKL_CH_CFG_I2S_DUAL_STEREO_1 = 11,
69         SKL_CH_CFG_7_1 = 12,
70         SKL_CH_CFG_4_CHANNEL = SKL_CH_CFG_7_1,
71         SKL_CH_CFG_INVALID
72 };
73
74 enum skl_module_type {
75         SKL_MODULE_TYPE_MIXER = 0,
76         SKL_MODULE_TYPE_COPIER,
77         SKL_MODULE_TYPE_UPDWMIX,
78         SKL_MODULE_TYPE_SRCINT,
79         SKL_MODULE_TYPE_ALGO,
80         SKL_MODULE_TYPE_BASE_OUTFMT,
81         SKL_MODULE_TYPE_KPB,
82         SKL_MODULE_TYPE_MIC_SELECT,
83 };
84
85 enum skl_core_affinity {
86         SKL_AFFINITY_CORE_0 = 0,
87         SKL_AFFINITY_CORE_1,
88         SKL_AFFINITY_CORE_MAX
89 };
90
91 enum skl_pipe_conn_type {
92         SKL_PIPE_CONN_TYPE_NONE = 0,
93         SKL_PIPE_CONN_TYPE_FE,
94         SKL_PIPE_CONN_TYPE_BE
95 };
96
97 enum skl_hw_conn_type {
98         SKL_CONN_NONE = 0,
99         SKL_CONN_SOURCE = 1,
100         SKL_CONN_SINK = 2
101 };
102
103 enum skl_dev_type {
104         SKL_DEVICE_BT = 0x0,
105         SKL_DEVICE_DMIC = 0x1,
106         SKL_DEVICE_I2S = 0x2,
107         SKL_DEVICE_SLIMBUS = 0x3,
108         SKL_DEVICE_HDALINK = 0x4,
109         SKL_DEVICE_HDAHOST = 0x5,
110         SKL_DEVICE_NONE
111 };
112
113 /**
114  * enum skl_interleaving - interleaving style
115  *
116  * @SKL_INTERLEAVING_PER_CHANNEL: [s1_ch1...s1_chN,...,sM_ch1...sM_chN]
117  * @SKL_INTERLEAVING_PER_SAMPLE: [s1_ch1...sM_ch1,...,s1_chN...sM_chN]
118  */
119 enum skl_interleaving {
120         SKL_INTERLEAVING_PER_CHANNEL = 0,
121         SKL_INTERLEAVING_PER_SAMPLE = 1,
122 };
123
124 enum skl_sample_type {
125         SKL_SAMPLE_TYPE_INT_MSB = 0,
126         SKL_SAMPLE_TYPE_INT_LSB = 1,
127         SKL_SAMPLE_TYPE_INT_SIGNED = 2,
128         SKL_SAMPLE_TYPE_INT_UNSIGNED = 3,
129         SKL_SAMPLE_TYPE_FLOAT = 4
130 };
131
132 enum module_pin_type {
133         /* All pins of the module takes same PCM inputs or outputs
134         * e.g. mixout
135         */
136         SKL_PIN_TYPE_HOMOGENEOUS,
137         /* All pins of the module takes different PCM inputs or outputs
138         * e.g mux
139         */
140         SKL_PIN_TYPE_HETEROGENEOUS,
141 };
142
143 enum skl_module_param_type {
144         SKL_PARAM_DEFAULT = 0,
145         SKL_PARAM_INIT,
146         SKL_PARAM_SET,
147         SKL_PARAM_BIND
148 };
149
150 struct skl_dfw_algo_data {
151         __u32 set_params:2;
152         __u32 rsvd:30;
153         __u32 param_id;
154         __u32 max;
155         char params[];
156 } __packed;
157
158 enum skl_tkn_dir {
159         SKL_DIR_IN,
160         SKL_DIR_OUT
161 };
162
163 enum skl_tuple_type {
164         SKL_TYPE_TUPLE,
165         SKL_TYPE_DATA
166 };
167
168 /* v4 configuration data */
169
170 struct skl_dfw_v4_module_pin {
171         __u16 module_id;
172         __u16 instance_id;
173 } __packed;
174
175 struct skl_dfw_v4_module_fmt {
176         __u32 channels;
177         __u32 freq;
178         __u32 bit_depth;
179         __u32 valid_bit_depth;
180         __u32 ch_cfg;
181         __u32 interleaving_style;
182         __u32 sample_type;
183         __u32 ch_map;
184 } __packed;
185
186 struct skl_dfw_v4_module_caps {
187         __u32 set_params:2;
188         __u32 rsvd:30;
189         __u32 param_id;
190         __u32 caps_size;
191         __u32 caps[HDA_SST_CFG_MAX];
192 } __packed;
193
194 struct skl_dfw_v4_pipe {
195         __u8 pipe_id;
196         __u8 pipe_priority;
197         __u16 conn_type:4;
198         __u16 rsvd:4;
199         __u16 memory_pages:8;
200 } __packed;
201
202 struct skl_dfw_v4_module {
203         char uuid[SKL_UUID_STR_SZ];
204
205         __u16 module_id;
206         __u16 instance_id;
207         __u32 max_mcps;
208         __u32 mem_pages;
209         __u32 obs;
210         __u32 ibs;
211         __u32 vbus_id;
212
213         __u32 max_in_queue:8;
214         __u32 max_out_queue:8;
215         __u32 time_slot:8;
216         __u32 core_id:4;
217         __u32 rsvd1:4;
218
219         __u32 module_type:8;
220         __u32 conn_type:4;
221         __u32 dev_type:4;
222         __u32 hw_conn_type:4;
223         __u32 rsvd2:12;
224
225         __u32 params_fixup:8;
226         __u32 converter:8;
227         __u32 input_pin_type:1;
228         __u32 output_pin_type:1;
229         __u32 is_dynamic_in_pin:1;
230         __u32 is_dynamic_out_pin:1;
231         __u32 is_loadable:1;
232         __u32 rsvd3:11;
233
234         struct skl_dfw_v4_pipe pipe;
235         struct skl_dfw_v4_module_fmt in_fmt[MAX_IN_QUEUE];
236         struct skl_dfw_v4_module_fmt out_fmt[MAX_OUT_QUEUE];
237         struct skl_dfw_v4_module_pin in_pin[MAX_IN_QUEUE];
238         struct skl_dfw_v4_module_pin out_pin[MAX_OUT_QUEUE];
239         struct skl_dfw_v4_module_caps caps;
240 } __packed;
241
242 #endif